多聲道氣體超聲波流量計(jì)信號(hào)處理探討 四十五
在FPGA系統(tǒng)中需要提供+5V,+3.3V,+1.2V電源。其中+5V電源由信號(hào)處理板中的隔離電源統(tǒng)一提供。+3.3V給FPGA芯片提供電源電壓,由BMlll7.3.3提供,+1.2V是FPGA芯片內(nèi)部工作的核心電壓,由BMlll7一ADJ芯片提供,+1.2V通過(guò)配置其外部的電阻得到。
BMlll7可以提供1A的輸出電流,可工作在輸入輸出壓差為1V的狀態(tài)下。
BMlll7有兩種工作模式,一種是固定電壓模式,一種是可調(diào)電壓模式。
本課題中使用的FPGA為CycloneII系列的EP2C5Q208C8,內(nèi)含兩個(gè)PLL。每個(gè)CycloneII中的PLL使用自己獨(dú)立的電源和地管腳,而不是FPGA統(tǒng)一供電電源,這是因?yàn)?span lang="EN-US">CyclonelI中的PLL電路包含有模擬器件,這些模擬器件使用獨(dú)立的電源和地管腳來(lái)最小程度上減小由數(shù)字電路產(chǎn)生的噪聲。PLL模擬電路的電源管腳稱為PLL VCCA,在其輸入腳要并列地放置兩個(gè)O.1u和0.001u的濾波電容,電容要盡量靠近管腳PLL VCCA。
超聲波流量計(jì)